工 学 院 大 学 ホ村 雄二、鷹野 一朗 フォトプレシジョン(株) 成澤 紀久也、白井 清美、岩下 誠

### 1.はじめに

現代社会を支える機械・電子部品の軽量化・マイクロ化は、各種 薄膜技術により実現されており、また今後、様々な産業分野におけ る材料技術の更なる高度化の実現には、高機能性と多機能性を付与 する、ミクロからナノレベルでの薄膜構造制御手法の確立が不可欠 とされています。

本研究は、半導体の実装からマイクロマシン・ナノデバイスの作 製に至るまでの幅広いIT関連のものづくりの分野においてその基礎 となる、PVDを中心とした成膜手法による高機能材料の作製とその 信頼性の確立を目指すものです。すなわち、主として、真空チャン バー内で薄膜材料を蒸着するのと同時に、加速された N<sup>+</sup>、Ar<sup>+</sup>など のイオンを打ち込み基材界面にミキシング層を形成することにより 基材との密着性の改善を可能にするイオンビームミキシング法など の PVD 手法を用いて、各種機能性を付与する SiO<sub>2</sub>、Si<sub>3</sub>N<sub>4</sub> などの酸 化物系ならびに窒化物系薄膜および Au, Ti, Al, Cu などの金属配 線を作製するに際しての最適な成膜条件ならびに下地の前処理条件 を明らかにしようと考えています。これらを通じて、欠陥の生成を 出来るだけ抑えた機能性ならびに信頼性の高いマイクロ・ナノデバ イスシステムを構築することを意図しています。

# 2.マイクロ・ナノデバイスに生ずる損傷劣化と デバイスの信頼性

デバイスの信頼性を確保するための重要な項目の一つとして電気 的・化学的信頼性があげられる。特に接続部は異種材料の境界であ り,電気の流れる境界であり,そして熱機械的なストレスを緩和す る境界となっているため,電気・化学的に様々な現象が起こる可能 性がある。しかも,電子回路が使用される環境はほとんどが通常の 大気中であり,湿度の存在する環境である。また,はんだ付時には 各種のフラックスを用いており,その洗浄が不十分であると各種の 反応を起こしやすい。

また,接続部が益々微細化・狭ピッチ化している高密度実装化の 流れの中では,この電気的・化学的信頼性を十分考慮した設計を行 うことが重要となる。

# 2.1 腐食と防食

デバイスの構造的な必然性からAIなどの配線材料ならびにPb, Sn, を中心とした接続部材料の組合せが多様であり、したがって異種金 属接触腐食<sup>1)</sup>の問題が本質的である。したがって、これらデバイス 材料の腐食特性の把握とこれを抑制する手法(防食法)に対する理 解が必要となる。

これまでの腐食メカニズムの解明から接合部,特にマイクロ接合 部の防食法は次のようになる。 金属の防食方法は腐食反応を遅くする,あるいは腐食反応をとめることである。その方法には,熱力学的安定性増加(Pourbaix線図<sup>2)</sup>を参考により安定な金属を使用:例えば,Au系のろう材を接合材として用いる方法),反応抵抗増大(分極,不動態化など:例えば,表面のPbO<sub>2</sub>,SnO酸化膜による保護),環境との遮断(有機材料による表面コーティング,電子回路全体の気密封止など:例えば,エポキシ,ウレタンなどの有機材料およびSiゲルなど)が考えられる。

有機材料の表面コートは水分の通湿性を完全に防止できないので, 結露するような剥離部を作っているのは好ましくない。レジン剥離 部で問題となる例として LSI のパッケージの AI 腐食がある。これに 対する AI 腐食防止の概念<sup>3)</sup>としては LSI とレジンとの剥離などのす きまをなくすことが重要である。気密封止はセラミックや金属パッ ケージのガラス封止,はんだ封止などがある。この場合,微小な欠 陥をなくすことが重要である。欠陥を通して浸入した水分は内部で 結露して水膜を作り,腐食を加速するからである。今後ますます微 細化する接合部に対して,欠陥に対する防食の指針が得られる開発 が強く望まれる。

#### 2.2 マイグレーション

電子回路における基本的なストレスは電圧 温度 湿度(雰囲気), 応力である。この中で応力を除く三つのストレスは電気的・化学的 信頼性に対して最も基本的で,重要である。マイグレーションはこ の3つのストレスで起こる端子間あるいは接続間の不良である。LSI リード間はますます狭ピッチとなり電界強度 E(V/mm)が大きく なり,マイグレーションが起きやすい状況にある<sup>4</sup>)。

マイグレーションは1950年の初めに米国ベル研究所のKohmanら によって銀の移行現象として見い出され,注目された<sup>5)</sup>。その後マ イグレーションを起こす金属は銀に限らず,ほとんどの金属・合金 で起こすことが知られている。その進行速度は概ね,次のような順 序である。

#### Ag > > Cu > Pb, Sn > Au

Pb, Sn, はんだは Ag, Cu に比較して移行速度が小さいが,環境 条件,特に結露しやすい条件下では非常に速いので十分な対策が必 要である。

蒸留水中での電位印加で容易にマイグレーションの発生する金属 は Ag, Cu, Ni などの電極配線材料と Pb, Sn, Pb - Sn 合金はんだ, Bi, Cd, Zn などの各種ろう材などがある。Au, In, Pd, Pt などはさ らに NaCl や KCl などのハロゲンイオンを添加すると発生すること が知られている。しかし, Al, Fe, Cr などはこれらの条件では発生 しない。 マイグレーションによる短絡寿命を支配する主要パラメータとし て温度(T),湿度(H),電界強度(E)を取り上げ、Agなどについ て検討が加えられている<sup>6</sup>)。Pb,SnやPb-Sn合金に対するこれらの 報告は少ないが,推定された一例では共晶はんだめっき品において, 25 ,75%RH,8V/mmの条件で約100万時間程度の寿命が予想さ れており,Agに比較すると実用上問題ないレベルと言える。しかし, 水膜すなわち結露するような条件下では数十から数百秒,長くて 1,000秒程度で簡単に短絡してしまうため,水膜を作るような条件を 絶対に避けるべきである。また,絶縁基板の種類による Ag マイグ レーションの違いを調べた結果,吸湿性の大きな材質程マイグレー ションを起こしやすいことを示している。さらに,大気中のじんあ いも吸湿性があり,しかも塩分などの電解質を含んでいるため同様 に注意が必要である。

これらのことから,マイグレーショソを防止する方法は吸湿ある いは水膜形成を防止することが最も重要である。

### 2.3 エレクトロマイグレーション

微細加工技術の進歩による LSI の高集積化は,一方で配線パター ンや接続部に対する電流密度が増大している。特に,高速論理 LSI (ECL)は1接続点当り最大数十A/mm<sup>2</sup>の電流に達する。

このように電流が増大してくると,大量の電子の流れのために原 子がはじき飛ばされる電界拡散,あるいはエレクトロマイグレーシ ョン(以下,EMとする)が起こる可能性がある。LSIのAI配線で は断線の可碇性があり,これを防止するための多くの研究がなされ ている<sup>7</sup>)。この結果,AI配線においては,EM臨界電流密度J<sub>EM</sub>とし て,J<sub>EM</sub>=10<sup>5</sup>A/cm<sup>2</sup>が得られている。これに対して,Cuのそれは J<sub>EM</sub>=10<sup>6</sup>A/cm<sup>2</sup>で耐マイグレーション性にすぐれているが,CCBな どに用いられるPb-5Sn合金ではJ<sub>EM</sub>=10<sup>3</sup>A/cm<sup>2</sup>と小さい。これま で,はんだ接続部においてこのEMによる断線事故が発生した例は ないが,CCBやTABなどますます接続部が微細化してくると問題 になる可鰭性がある。

実際の微細はんだ接続部のエレクトロマイグレーション(EM)は もっと複雑である。

LSI に流す電流は通常数+µA 以下であるが,高速スイッチング が可能なバイポーラ形 ECL 論理LSI などでは数+~数百 mA にもな る。またパワートランジスタでは数 A~数+A の大電流を流すため, このエレクトロマイグレーションが重要な特性項目となる。

はんだ接続部のボイドはフラックスの巻込みやぬれ不良部などに 多く形成される。従来の大きな接続部においては,多少のボイドは 信頼性上ほとんど問題にならなかったが,このように,接続部の微 細化と電流密度の増大化傾向に対しては信頼性上,重大な影響を与 える。内部ボイドや界面ボイドなどを考慮した接続構造設計や微細 ボイドなどの欠陥検査技術が重要な課題となってくるであろう。

# 3.検討の現状と今後の課題

3.1 LSI の微細配線におけるマイグレーション損傷の評価 現在、高集積化・微細化されてきている多くの電子部品の性能は、 目覚しい発展をしている反面、長時間の使用等によって、絶縁不良 などの故障を起こしてしまう。その原因の一つとして、マイグレー ション現象が考えられている。その中でも、エレクトロマイグレー ション(金属中に電流が流れているときに、電子が原子に衝突した 結果、原子が移動する現象)や、ストレスマイグレーション(金属 配線とその周囲の絶縁膜との熱態況長係数の差が原因で、配線に応力 が働き、配線中の金属原子が移動する現象)が挙げられている<sup>8</sup>。

半導体集積回路(LSI)等に使用されている Al 配線には、Cu や Ti を添加し、粒界に沿っての Al 原子の移動を防ぐ方法や、配線抵抗 が40%程度低い Cu 配線への実用化<sup>9</sup>、また、電流密度および温度 の二次元分布を考慮したエレクトロマイグレーション損傷の予測法 <sup>2)</sup>についても検討されている。また、ストレスマイグレーション損傷 の抑制方法の検討としては、Cu などの微量元素の添加、応力が低く なる絶縁材料の使用の他、プロセスの低温化による熱応力の低減も ストレスマイグレーションの劣化防止に有効であると言われている <sup>8)9</sup>。

そこで、本研究においては、故障原因の一つとしてのエレクトロ マイグレーション現象に着目し、影響因子である電流密度や温度に よって、ボイド・ヒロックの形成が配線損傷に及ぼす影響について、 配線幅や配線形態の異なる金属薄膜配線を用いて検討を行った。

供試材料は基板に Si を使用し、その表面に不働態皮膜を作製後、 AI 原子を EB (電子ビーム蒸着法)により蒸着させて金属薄膜配線 を形成した。配線形態には、研究の主流である Straight 型と、近年、 注目されてきている Crank 型の 2 種類を用いた。配線幅は、金属配 線に含まれる AI の結晶粒径のサイズを考慮して、10 µm、5µm、2 µm、厚さは、50nm を用いた。作製した配線について Fig.1 に示す。



(a) Straight line Fig.1 Al 配線の形態

通電実験は、酸素による AI の酸化を防ぐために N<sub>2</sub>ガスを流入し たデシケータ内において、Table 1 に示す条件下で行った。作製した 金属配線の表面形態並びに表面解析には、FE-SEM、XPS を用い通 電後の表面損傷形態について FE-SEM を用いて表面形態の観察を行 った。

(b) Crank line

Table 1 通電実験の条件

| N2 Gas [ml] | 300 |
|-------------|-----|
| Voltage [V] | 10  |
| Time [min]  | 240 |

作製した AI 配線に対する通電実験により得られた電流の経時変 化を Fig. 2 および3 に示す。同図より、幅 2 µm の配線については、 Straight、Crank 型の両形態について 820[sec]後には電流値が0 になっ たことから、同配線に対して損傷が生じ、断線したと考えられる。 その他の配線幅に対してもわずかながら電流値が減少しているのが 確認されているので、配線に何らかの損傷が発生したと考えられる が、設定時間内では電流値は0 になるまでには至らなかった。



Fig.2 印加電圧 10V の定電位条件下における電流値の変化: Crank Line



Fig.3 印加電圧 10V の定電位条件下における電流値の変化: Straight Line

損傷が発生したと考えられる配線幅 2µm の Al 配線に対して、 FE-SEM による表面観察を行った結果を Fig.4 に示す。同図は Straight 配線における配線端部での損傷の発生と断線を示したが、Crank 型配 線においても同様な損傷の発生が確認された。しかしながら、配線 平行部においては、明確な損傷の発生が観察されなかった。したが って、直線配線部と端部の接続部分で、断面積が急激に変化するた めに生じた損傷と判断された。



Fig.4 試験後 FE-SEM:により観察された表面形態

今後は, 接続部バンプのマイグレーション損傷の評価が必要とされる。

# 3.2 表面実装から CSP そして SIP へ

近年の配線の微細化・高密度実装化のトレンドを Fig.5 に示す。'96 以前の表面実装から, CSP(Chip Size Package/Chip Scale Package) を 経て,21世紀を迎えた現在では SIP(System In Package)が主流になっ

ていることが分かる10)。



Fig.5 パッケージの動向

したがって、バンプは、CSP、BGA、フリップチップ等最新の実 装技術に欠かす事のできないものになっている。一般的に Au バン プ、ハンダバンプがあり,また,その製造方法も,メッキ法,スタ ッド法等があります。メッキ法は,デザインに制限がなく,フォト リソの限界に近いバンプの作成が可能です。但し,プロセスが非常 に長い為生産のコストがかなり掛かります。スタッド法は,ローコ ストの生産が可能ですが、高さ、形状、材質等に制限があります。

また、メッキ法におけるバンプ付き TEG チップの製造工程は下記の通りです。

- 1. 基板: Si ウエハ 熱酸化膜付き
- 2 . AI 蒸着 配線パターン Al-Si (1%、2%、3%等) Al-Si-Cu
- 3 . Al エッチング
- イ.パッシベーション成膜 SiO2、Al2O3、ポリイミド
- 5 . パッシベーション パターニング
- アンダーバリアメタル(以下 UBM)
  Ti、Ni、Au、Cu、W等の積層及び単層膜
- 7 . メッキ用レジストコート 液状レジスト、ドライフィルムレジスト
- 8. レジストパターニング
- 9. 電解メッキ Au、Pb/Sn
- 10.メッキ用レジスト除去
- 11. UBM エッチング
- 12.ダイシング

これらのプロセスの主要部分をまとめると、Fig.6のようになる。



Fig.6 バンプ作製プロセス

### 3.3 TEG(Test Element Grid)チップ

配線ならびに接続部の形態にはかなりの多様性が認められるので, まずこれらに共通な形態についてその信頼性を評価することを試み ることにする。すなわち,市販されている「フリップチップ・BGA 実装評価用 TEG キット」<sup>11)</sup>を使用し,バンプ部分に生ずるマイグ レーション損傷挙動を検討すべく準備中である。また、UBM などの 材質・厚み・形状などバンプ作製のプロセスの最適化について検討 する予定である。 なお、以下に TEG チップの特長ならびに標準仕様などを記述する。

### <特 長>

●フリップ実装やBGA 実装の実験がイニシャルコストをかけずに簡 単にできる。

●チェック端子を用いて、実装状態のチェックや接触抵抗の測定が可 能です。(四端子測定法)

# <セット内容>



(3) BGA 実装用基板

F/C 実装用チップ

(2) F/C 実装用基板

#### <標準仕様>

- (1) F/C 実装用チップ...10×10×0.625 (mm) Au スタッドバンプ 付き
- (2) F/C 実装用基板......21×21×0.8 (mm) 4 層両面基板(各チェック端子付き)
- (3) BGA 実装用基板......60×60×1.6 (mm) FR-5 相当基板(各チェック端子付き)

### 4.おわりに

欠陥の生成を出来るだけ抑えた機能性ならびに信頼性の高いマイ クロ・ナノデバイスシステムを構築することを意図し,マイクロ・ ナノデバイスに生ずる損傷劣化とデバイスの信頼性評価の重要性を 指摘し,微細配線におけるマイグレーション損傷の評価などこれら の改善に向けた取り組みの現状と今後の課題について述べた。

### 参考文献

1) 伊藤伍郎: "腐食科学と防食技術", コロナ社, 101(昭和48年)

- 2) M.Pourbaix: Atlas of Electrochemical Equilibria in Aqueous Solutions, Pergamon Press (1966)
- 3) 尾崎敏範他:日本金属学会会報, 26, 290 (1987)
- 4)日立製作所 半導体事業部編:表面笑装パッケージの笑装技術と その信頼性向上,技研情報センタ(1988.11)
- 5) G T. Kohman et al : "Silver Migration in Electrical Insulation ", Bell System Tech. J., 34, 299 (1955.3)
- 6)島田敏夫:寿命試験から得られるデータの解析方法に関する研究,電総研研究報告,789(1978)

7 )S • Vaidya ,D • B • Fraser and A • K • Sinda : "Electromigration Resistance Of Fine - Line Al for VLSI Applications ",18th Ann .Proc .Rel .Phys., 165 ~ 170 (1980)

- 8) 安食恒雄 「半導体デバイスの信頼性技術」 松下電子工業株式会社 (1988)
- 9) 笹川和彦、中村直章、坂真澄、安部博之:日本機械学会論文集 65 巻631 号 pp. 55-62 (1999)
- 10) 竹本 正,佐藤了平 共著:高信頼度マイクロソルダリング技術,工業調査会(1991)
- 信州ナガセ電材株式会社「フリップチップ・BGA 実装評価用 TEG キット」カタログ